MIPS BusBridge 3

Imagination的BusBridge 3系列可合成功能块帮助片上系统设计师将MIPS32 CPU集成于最受欢迎的高性能芯片总线层级架构。这些功能块支持MIPS32高性能可合成CPU内核系列的所有产品,包括24K、24KE、34K、74K、1004K和1074K,有助于AXI或OCP总线协议相关的低延迟操作。这些功能块的目标对象为半导体原始设备制造商、ASIC研发商以及自主设计和制造片上系统的系统原始设备制造商。当前,该系列包含两款产品:

OCP2AXI网桥和AXI2OCP网桥

OCP2AXI网桥可将MIPS32 OCP接口连接于AXI系统总线。通过这种门计数少的完全可合成内核,MIPS32 CPU和高性能AXI总线之间的事务处理很少甚至完全没有延迟。

OCP拆分器

OCP拆分器是一种带有OCP输入的小型可合成功能块,OCP输入可扩展为两个OCP输出。发送和接收操作皆零延时。

两个内核皆完全可合成。客户可按照自己的意愿修改交付品,但由此导致的功能性和任何检验由他们自己负责。

OCP2AXI网桥


  • 符合AXI v 1.0规范
  • OCP 2.1主设备至AXI 1.0从设备
  • 32位寻址
  • 64位数据通路
  • 请求延迟1个周期,响应无延迟
  • 使用AXI系统时钟

AXI2OCP网桥


  • AXI 1.0主设备至OCP 2.1从设备

OCP拆分器


  • 符合OCP 2.1规范
  • 1个OCP主输入,2个OCP从输出
  • 用户可配置地址译码
  • 可配置端口优先级
  • 可配置流控制
  • 零延迟

下载和文档

MIPS® BusBridge™ 3模块下载

下载即表示您接受
MIPS FTU许可协议第三方许可要求中列出的条款和条件

MIPS® BusBridge™ 3模块用户手册

搜索